埼玉大学大学院理工学研究科数理電子情報専攻電気電子物理工学プログラム
埼玉大学工学部電気電子物理工学科
伊藤研究室
修士論文題目
令和4年度
- LSI設計における演算スケジューリングのイジング定式化とその並列求解
- 二値CNN用LSIのトランジスタ数削減による回路小型化に関する研究
- レジスタブリッジ型LSI設計における力学モデルによる演算マッピング
- 二重冗長化条件依存処理LSIの演算器及びレジスタ面積最小化に関する研究
令和3年度
- 二重冗長化LSIの誤り訂正用演算再実行の最適化によるレジスタ最少化
- レジスタブリッジ型並列処理LSIによるCNNの実装
- ループを含む処理を実行するレジスタブリッジ型並列処理LSIの設計に関する研究
令和2年度
- 分散共有レジスタを活用する並列処理LSIの高位設計に関する研究
- 二重冗長化LSIにおける誤り訂正用演算再実行を考慮したレジスタ数最小化
- トランジスタスタックと基板バイアス設定によるLSI最大電力削減に関する研究
- 画像SIFT特徴量記述処理LSIのハードウェア削減に関する研究
- 基板バイアス制御により高速動作する低電圧LSIの消費電力最小化手法
令和元年度
- 条件依存処理を実行するレジスタブリッジ型並列処理LSIの設計手法に関する研究
- 記憶保持特性の異なるフリップフロップ群を利用したMOSトランジスタ特性ばらつき推定法
- 単発DCストレス測定によるMOSトランジスタのNBTI起因AC特性を再現可能なモデルの開発
平成30年度
- チャージポンプによる動的基板バイアス制御を用いた低電圧動作SRAM
- 二重冗長化した条件依存処理の整数計画法によるスケジュール最適化
平成29年度
- SIFT画像特徴量抽出における特徴量記述の計算量削減に関する研究
- 二重冗長化LSIにおける誤り訂正スケジュール最小化
平成28年度
- レジスタブリッジ型マルチプロセッサアーキテクチャに関する研究
平成27年度
- GPGPUを用いたFPGA向け論理関数マッピングの高速化
平成26年度
- SIFT特徴量計算における特徴点検出の専用ハードウェアによる高速化
平成25年度
- 三重冗長化LSIの低消費電力設計自動化に関する研究
平成24年度
- ACS先見計算のシフト多重化によるヴィタビ復号高速化に関する研究
- 命令パイプライン延長によるマイクロプロセッサの消費電力削減
平成23年度
- 元状態情報を用いたヴィタビ復号器のカスタムLSI設計
- 超解像画像再構成処理のハードウェア実装に関する研究
- 完全埋め込み型FESの消費電力削減と電源回路設計
- 元状態情報型ヴィタビ復号を用いた高速畳み込み復号回路
- 電源電圧割り当てとスケジューリングによる誤り検出可能処理の消費電力削減
- CMOS型LSIの入力部ゲート変更による静的消費電力削減手法
平成22年度
- 完全埋め込み型FES装置の体外電力供給に関する研究
- 格子結合型マルチプロセッサへの規則的処理の最適マッピング探索
- 桁あふれ情報と有効桁情報を用いた低消費電力乗算回路
- 時間制約付き条件依存処理の消費電力削減に関する研究
平成21年度
- 特定用途向けプロセッサの命令語長最適化命令セット設計に関する研究
- 動的再構成型桁直列演算の消費電力削減に関する研究
- 有効桁および桁あふれ情報を用いた低消費電力演算回路に関する研究
- 状態依存情報を用いた畳み込み符号のヴィタビ復号に関する研究
平成20年度
- LSIのデータ通信消費電力を削減するリソースバインディングに関する研究
平成19年度
- 有効データ長情報に基づいて消費電力を削減する演算回路設計
平成18年度
- 動画像コーデックにおける主観的画質改善のための空間的不均一誤り保護
- 詳細配線を考慮してデータ通信による消費電力を削減するLSI設計手法
- レジスタ指定数制約を考慮した命令セット最適化に関する研究
平成17年度
平成16年度
- 高速処理LSI設計のためのフロアプランと高位合成の同時設計手法
- 不均一精度演算を考慮した低コストLSI用高位合成手法
平成15年度
- 可変長符号復号器のHW/SW協調設計に関する研究
- 低SN比通信を考慮した動画像符号化に関する研究
平成14年度
- 演算器選択を考慮したコスト最小化LSI高位設計に関する研究
- CISCプロセッサの命令実行パイプライン制御に関する研究
- 演算回路のLSIレイアウトデータ自動生成に関する研究
平成13年度
- 配線遅延を考慮した高速並列処理LSI設計自動化手法
平成11年度
- 疑似二乗相似度に基づくフラクタル画像符号システム
- 高速並列処理LSI設計のためのスケジューリングと素子配置の同時設計手法
- 制御部をソフトウェア実現した動き推定回路の設計
平成10年度
平成9年度
- 自律再構成による耐故障並列処理の実現手法
- モジュール選択によるコスト最小化スケジューリング手法